HI-15850是一款超低(di)功耗CMOS雙收(shou)(shou)發(fa)器(qi)(qi)(qi),旨在滿足MIL-STD-1553和MIL-STD-1760規范(fan)的(de)要求。每條總(zong)線的(de)發(fa)送器(qi)(qi)(qi)部分(fen)獲(huo)取(qu)互補的(de)CMOS/TTL Manchester II雙相(xiang)數據(ju),并將(jiang)其轉換(huan)為(wei)適用(yong)(yong)于驅動(dong)總(zong)線隔離變壓器(qi)(qi)(qi)的(de)差(cha)分(fen)電壓。為(wei)每個變送器(qi)(qi)(qi)提供單獨的(de)變送器(qi)(qi)(qi)禁止控制(zhi)信號。每個總(zong)線的(de)接(jie)收(shou)(shou)器(qi)(qi)(qi)部分(fen)將(jiang)1553總(zong)線的(de)雙相(xiang)模擬信號轉換(huan)為(wei)適合(he)輸(shu)(shu)入(ru)(ru)到Manchester解(jie)碼器(qi)(qi)(qi)的(de)互補CMOS/TTL數據(ju)。每條總(zong)線都有自己的(de)接(jie)收(shou)(shou)啟用(yong)(yong)輸(shu)(shu)入(ru)(ru),當被(bei)禁用(yong)(yong)時,這將(jiang)迫(po)使兩個接(jie)收(shou)(shou)輸(shu)(shu)出信號進入(ru)(ru)總(zong)線空(kong)閑狀態(邏輯“0”)。
該設備還具有1.8V、2.5V和3.3V兼(jian)容的(de)數字(zi)I/O,使其更容易與各種FPGA接口。為了減(jian)少傳(chuan)輸結束時的(de)殘(can)余電壓偏(pian)移(“尾流”),可(ke)以(yi)對邏輯電平傳(chuan)輸信(xin)號輸入進(jin)行計時,以(yi)同步其上(shang)升/下降轉變。這補償了由板布局引起(qi)的(de)時序失(shi)配(pei)或傳(chuan)輸信(xin)號路徑傳(chuan)播差異。當次(ci)優板設計始終(zhong)呈現出達到或超過(guo)強制性限值(zhi)的(de)尾流幅度時,另一(yi)個(ge)獨特的(de)選項允許用戶(hu)選擇特定于(yu)總(zong)線的(de)數字(zi)尾流補償水平。
HI-15850還提供可(ke)選的(de)接(jie)(jie)(jie)收(shou)器(qi)(qi)輸出脈沖擴展。對于傳統的(de)MIL-STD-1553收(shou)發器(qi)(qi),接(jie)(jie)(jie)近接(jie)(jie)(jie)收(shou)器(qi)(qi)閾值(zhi)的(de)低振幅信號可(ke)能(neng)導致一些解碼器(qi)(qi)無法(fa)檢測到的(de)較(jiao)窄的(de)RX/nRX脈沖。當啟用此功能(neng)時,RX/nRX輸出脈沖寬度保(bao)持在180ns以上(shang),大(da)(da)大(da)(da)地簡化了解碼器(qi)(qi)設計并提高了接(jie)(jie)(jie)收(shou)器(qi)(qi)靈敏度。
產地:美國
電源電壓(Vdd):-0.3 V至(zhi)+5 V
數(shu)字(zi)I/O電源電流:15 mA
邏輯輸入電(dian)壓范圍:-0.3 V dc至(zhi)+3.6 V
BUSA/B或BUSA/B引(yin)腳電壓:+/-7 V
輸入電(dian)壓(高):min.70%VDD
輸入電(dian)壓(低(di)):max.30%VDD
輸出(chu)電壓(高):min.90%VDD
輸出電壓(低):max.10%VDD
接收器差分電壓:50 Vp-p
回流焊料溫(wen)度(du):260°C
接頭溫度(du):175°C
工業溫度(du)范圍:-40°C至+85°C
高溫溫度范(fan)圍:-55°C至+125°C
儲存溫度:-65°C至+150°C
MIL-STD-1553端子(zi)
飛行控制和監控
雷達系統
ECCM接口
店鋪管理
測試設備
傳感器接口
儀表